Clock tree: differenze tra le versioni
mNessun oggetto della modifica |
→Collegamenti esterni: Corregge uno o più errori comuni o refusi o entità using AWB |
||
Riga 46: | Riga 46: | ||
== Collegamenti esterni == |
== Collegamenti esterni == |
||
*CAD |
*CAD – [http://www.ieee.org/organizations/pubs/transactions/tcadics.htm IEEE Transactions on Computer-Aided Design of Integrated Circuits and Systems] |
||
[[Categoria:Elettronica]] |
[[Categoria:Elettronica]] |
Versione delle 21:45, 28 lug 2011
L'espressione clock tree è un termine tecnico di difficile traduzione nella lingua italiana. Come moltissimi termini tecnici nell'ambito dell'elettroinca esso viene mutuato dall'inglese e tradotto in vari modi:
- albero del clock
- clock tree
In questa voce noi useremo il termine indicato nel titolo, anche se l'espressione che meglio esprime questa struttura fondamentale dell'elettronica digitale è rete di distribuzione del clock.
Descrizione
In un circuito sincrono, il segnale del clock viene usato per definire il tempo di riferimento per il movimento dei dati allinterno del sistema. La rete di distribuzione del clock (detta anche,più comunemente anche se meno precisamente, albero del clock o all'inglese clock tree) distribuisce il segnale di temporizzazione (o i segnali di temporizzazione a partire da un punto comune (la radice del clock) a tutti gli elementi che ne hanno bisogno. Questi elementi, in generale, sono gli elementi sequenziali.
Motivazioni
Ogni macchina a stati cambia il suo stato in base a due elementi:
- lo stato attuale
- i suoi ingressi
In riferimento agli automi a stati finiti, focalizziamo ora la nostra attenzione sugli automi sincroni; gli elementi elencati or ora modificano effettivamente gli accessi soltanto in istanti predefiniti. Questi istanti sono definiti dal nostro segnale speciale, il clock.
Affinché ogni parte del circuito commuti insieme alle altre, il segnale di clock deve giungere contemporaneamente ad ogni elemento che ne necessita.
Per ottenere questo risultato, la contemporaneità nel campionamento, è necessario introdurre delle strutture che garantiscano una uniforme propagazione del segnale. Infatti, due elementi sequenziali (per esempio due flip-flop) possono trovarsi a distanze diverse dal punto in cui viene originato il segnale; i diversi tempi di propagazione che si avrebbero vanno necessariamente compensati mediante l'inserimento di specifici circuiti chiamati buffer.
Implementazione
La realizzazione del clock tree è una materia molto critica dal punto di vista industriale. Il cosiddetto inserimento del clock tree detto anche CTS (ossia clock tree synthesis)
può determinare variazioni grandi nelle prestazioni di un circuito digitale.
Vengono utilizzati a questo scopo strumenti di progettazione assistita dal computer (CAD) che si avvalgono di algoritmi complessi per la realizzazione di alberi bilanciati, ossia alberi costituiti da interconnessioni metalliche a da buffer mediante i quali le foglie risultino essere sincronizzate.
Nel risolvere questo tipo di problemi si devono sviluppare algoritmi che permettano di massimizzare in velocità e contemporaneamente equalizzare tutti i rami.
Varianti
- Clock tree realizzati tramite invertitori: dal punto di vista logico, se il numero delle inversioni è pari allora il segnale non cambia.
- clock mesh: variante nella CTS che non si basa più su un albero di propagazione, ma sfrutta una rete di distribuzione uniforme dalla quale viene estratto localmente il segnale del clock.
Strutture avanzate
- domini di clock multipli: si hanno nel caso di circuiti che ricevono più segnali di clock contemporaneamente: ogni singolo clock viene bilanciato separatamente dagli altri
- clock gating: struttura che permette lo spegnimento del clock quando il circuito non viene utilizzato
Bibliografia
- Electronic Design Automation For Integrated Circuits Handbook, by Lavagno, Martin, and Scheffer, ISBN 0-8493-3096-3 un compendio di automazione del design.