SRAM: differenze tra le versioni

Da Wikipedia, l'enciclopedia libera.
Vai alla navigazione Vai alla ricerca
Contenuto cancellato Contenuto aggiunto
Nessun oggetto della modifica
Etichette: Modifica da mobile Modifica da web per mobile
Nessun oggetto della modifica
Etichette: Modifica da mobile Modifica da web per mobile
Riga 11: Riga 11:
== Confronto tra RAM statica e RAM dinamica ==
== Confronto tra RAM statica e RAM dinamica ==
{{Vedi anche|DRAM}}
{{Vedi anche|DRAM}}
Sia le RAM statiche che quelle dinamiche sono volatili nel senso che, per conservare i valori dei bit, è necessaria un’alimentazione continua. Una cella di memoria dinamica è più semplice e più piccola di una cella di memoria statica. Dunque le [[DRAM]] sono meno dense e meno costose a parità di capacità nonostante la presenza di circuiteria aggiuntiva per il refresh periodico delle memorie. Per memorie grandi il costo di questi circuiti è più che compensato dal costo inferiore della singola cella. Dunque le DRAM tendono ad essere favorite laddove si abbisogna di grandi capacità. In sostanza le SRAM sono più veloci delle DRAM
Sia le RAM statiche che quelle dinamiche sono volatili nel senso che, per conservare i valori dei bit, è necessaria un’alimentazione continua. Una cella di memoria dinamica è più semplice e più piccola di una cella di memoria statica. Dunque le [[DRAM]] sono meno dense e meno costose a parità di capacità nonostante la presenza di circuiteria aggiuntiva per il refresh periodico della RAM. Per memorie grandi il costo di questi circuiti è più che compensato dal costo inferiore della singola cella. Dunque le DRAM tendono ad essere favorite laddove si abbisogna di grandi capacità. In sostanza le SRAM sono più veloci delle DRAM


La famiglia delle memorie SRAM può essere poi suddivisa in:
La famiglia delle memorie SRAM può essere poi suddivisa in:

Versione delle 22:13, 24 apr 2020

Disambiguazione – Se stai cercando SRAM, l'azienda produttrice di componenti per bicicletta, vedi SRAM (azienda).
Memorie SRAM
Schema di una cella di memoria a 6 transistor

La SRAM (acronimo di Static Random Access Memory) è un tipo di RAM volatile che non necessita di frequenza d'aggiornamento. I banchi di memorie SRAM consentono di mantenere le informazioni per un tempo teoricamente infinito, hanno bassi tempi di lettura e bassi consumi, specialmente in condizioni statiche. La necessità di usare molti componenti per cella le rende però più costose delle DRAM.

Le celle di una SRAM sono costituite da un circuito retroazionato formato da due invertitori logici le cui uscite sono collegate alle due estremità alle linee dei dati tramite due transistor detti porte di trasmissione. Le singole coppie di porte di trasmissione vengono abilitate a seconda della cella su cui deve essere effettuata la lettura o scrittura. Vengono resi disponibili sia il bit memorizzato che la sua negazione per un migliore controllo dei margini di rumore.

Sono solitamente usate per le memorie cache, dove elevate velocità e ridotti consumi sono caratteristiche fondamentali.

Confronto tra RAM statica e RAM dinamica

Lo stesso argomento in dettaglio: DRAM.

Sia le RAM statiche che quelle dinamiche sono volatili nel senso che, per conservare i valori dei bit, è necessaria un’alimentazione continua. Una cella di memoria dinamica è più semplice e più piccola di una cella di memoria statica. Dunque le DRAM sono meno dense e meno costose a parità di capacità nonostante la presenza di circuiteria aggiuntiva per il refresh periodico della RAM. Per memorie grandi il costo di questi circuiti è più che compensato dal costo inferiore della singola cella. Dunque le DRAM tendono ad essere favorite laddove si abbisogna di grandi capacità. In sostanza le SRAM sono più veloci delle DRAM

La famiglia delle memorie SRAM può essere poi suddivisa in:

  • async SRAM (SRAM asincrona): lavora in modo asincrono rispetto al clock della CPU, ciò comporta degli stati di attesa della CPU (wait state) per l'accesso, viene utilizzata come cache di secondo livello;
  • sync SRAM (SRAM sincrona): lavora in sincronia con il clock della CPU, si hanno quindi dei tempi di attesa ridotti (o annullati);
  • pipeline Burst SRAM: è ottimizzata per trasferimenti di pacchetti (burst) di dati.

Voci correlate

Altri progetti

Collegamenti esterni

Controllo di autoritàGND (DE4381052-4
  Portale Informatica: accedi alle voci di Wikipedia che trattano di Informatica